Unità di sistema Modello 520

Questa sezione fornisce informazioni di configurazione per i Modelli 9405-520 e 9406-520. Per le unità di sistema Modello 520, le frecce nella Figura 1 indicano la direzione e la sequenza in base alla quale l'IOP ricercherà l'IOA che controllerà nello stesso gruppo bridge PCI.

Figura 1. Diagramma di flusso IOP Modello 520
Diagramma di flusso IOP Modello 520

Per l'unità di sistema Modello 520 con processore di 1.9 GHz, le frecce nella Figura 2 indicano la direzione e la sequenza in base alla quale l'IOP ricerca gli IOA che controlla nella stessa serie di bridge PCI. Se si dispone di un codice dispositivo 8325, 8327 o 8330, fare riferimento alla Figura 2. Questi sono i codici dispositivo per i sistemi modello 520 che dispongono di un alloggiamento DDR (double data rate) IOPless (C4 ) L'alloggiamento DDR supporta solo adattatori IOPless. DDR è l'alloggiamento migliore per gli adattatori IOPless ad ampiezza di banda massima, come indicato nelle tabelle in questa sezione. L'alloggiamento DDR, tuttavia, è anche compatibile con le versioni di adattatori PCI più lenti precedenti.

Figura 2. Diagramma di flusso IOP Modello 520 con processore di 1.9 GHz
Diagramma di flusso IOP Modello 520 con processore di 1.9 GHz

Il layout del planare mostrato nella Figura 2 è in grado di supportare gli adattatori in modalità duale a V5R3M5 e successivi. Gli adattatori in modalità duale sono adattatori che possono essere sotto controllo sia IOPless che IOP. Se uno IOP è collocato sullo stesso numero di bridge a più adattatori e a un numero di indirizzo inferiore, questo adattatore sarà sotto il controllo IOP e non opererà come un adattatore IOPless. Ciò si applica anche all'unità di controllo SCSI integrata. Ad esempio, se uno IOP è collocato in C6 l'unità di controllo SCSI integrata sarà sotto il controllo IOP poiché l'unità di controllo SCSI integrata si trova al numero di bridge a più adattatori E3 e agli indirizzi bridge a più adattatori 5, 6 (non mostrato nel diagramma) e lo IOP si trova al numero bridge a più adattatori E3 e all'indirizzo bridge a più adattatori 1, 2. Poiché l'indirizzo dello IOP è inferiore sull'unità di controllo SCSI integrata lo IOP la controllerà.

Figura 3. Visualizzazione del retro dell'unità di sistema di un Modello 520 montato nell'alloggiamento e su singola postazione con alloggiamenti numerati.
Visualizzazione del retro dell'unità di sistema
Tabella 1. Riferimento ubicazione alloggiamento per il modello 520 con i processori 1.5 o 1.6 GHz
Alloggiamento Gruppo bridge PCI Planare Codice di posizione Caratteristiche alloggiamento
1 2 1 Un-P1-C1 Corto, 64 bit 3.3V, 133 MHz
2 2 1 Un-P1-C2 Corto, 32 bit 3.3V, 66 MHz
3 0 1 Un-P1-C3 Corto, 32 bit 3.3V, 66 MHz
4 2 1 Un-P1-C4 Lungo, 64 bit 3.3V, 133 MHz
5 0 1 Un-P1-C5 Lungo, 64 bit 3.3V, 133 MHz
6 0 1 Un-P1-C6 Lungo, 64 bit 3.3V, 133 MHz
Tabella 2. Riferimento ubicazione alloggiamento per il modello 520 con i processori 1.9 GHz
Alloggiamento Gruppo bridge PCI Planare Codice di posizione Caratteristiche alloggiamento
1 0 1 Un-P1-C1 Corto, 64 bit 3.3V, 133 MHz
2 0 1 Un-P1-C2 Corto, 32 bit 3.3V, 66 MHz
3 3 1 Un-P1-C3 Corto, 32 bit 3.3V, 66 MHz
4 - 1 Un-P1-C4 Lungo, 64-bit 3.3V, 266 MHz, solo IOPless
5 3 1 Un-P1-C5 Lungo, 64 bit 3.3V, 133 MHz
6 3 1 Un-P1-C6 Lungo, 64 bit 3.3V, 133 MHz
Per identificare gli adattatori PCI compatibili, consultare le seguenti tabelle:

Invia feedback | Valuta questa pagina